一种改进的用于FPGA快速部分配置的电路结构  被引量:3

An Improved Circuit Architecture for Fast and Partial Configuration of FPGA

在线阅读下载全文

作  者:王亚斌[1] 王元[1] 来金梅[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室

出  处:《复旦学报(自然科学版)》2008年第6期673-678,共6页Journal of Fudan University:Natural Science

基  金:国家自然科学基金资助项目(60776023);国家"八六三"计划资助项目(2007AA01Z285)

摘  要:设计了一种可以对现场可编程逻辑阵列(FPGA)内部编程点单元进行快速和局部配置的集成电路结构.主要特点是:在采用指令集方式的32位数据总线结构上增设局部配置控制寄存器和地址译码逻辑,可以实现FPGA的快速局部配置;针对Xilinx Virtex系列FPGA中存在的"内存一致性"问题,提出了有效的解决方案.与Xilinx Virtex器件只能以帧为单位对内部编程点进行配置相比,该结构可以对FPGA内部任意一个编程点进行单独配置,具有更强的灵活性.An improved architecture for fast and partial configuration of FPGA is proposed.A 32 bits wide data bus,controlled by an instruction set is adopted.A partial control register and address decoding logic are added to the architecture.An effective solution is proposed to solve the memory coherence problem of Virtex Series FPGA.Compared with the configuration architecture of Virtex Series FPGA,which can only configure memory cells by frame,the proposed new architecture is more flexible.It can configure any sing...

关 键 词:现场可编程逻辑阵列 数据配置 多位数据总线 部分配置 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象