SOC设计中多bits数据跨时钟域的解决方法  被引量:4

The Methodologies for Groups of Signals Cross Clock Domains in SOC Design

在线阅读下载全文

作  者:胡昌顺[1,2] 高嵩[1] 吴春瑜[1] 张文婧 

机构地区:[1]辽宁大学物理学院,辽宁沈阳110036 [2]北京宏思电子技术有限责任公司,北京100191

出  处:《辽宁大学学报(自然科学版)》2011年第1期11-15,共5页Journal of Liaoning University:Natural Sciences Edition

摘  要:在SOC(System On Chip)设计中,随着数字系统复杂性的提高,系统芯片中集成了越来越多的模块,这些模块通常工作在不同的时钟频率下.各控制器或者模块之间进行数据访问时,需要在将多bits数据同步到不同的时钟下.从跨时钟域时异步信号带来的亚稳态问题及其造成的影响,提出了包括握手信号和FIFO等针对不同的异步信号传输进行不同的跨时钟设计.In SOC design,digital design are increasingly sophisticated;having multiple clocks driving different circuits and circuits that must reliably communicate with each other.This paper explores the fundamentals of signal synchronization and demonstrates circuits a designer can used to handle signals that cross clock domains.It examines design methodologies include handshake and FIFO design for synchronizing groups of signals including data busses that cross clock domains.

关 键 词:时钟域 亚稳态 同步 握手信号 FIFO 

分 类 号:N55[自然科学总论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象