多值低功耗双边沿触发器的简化设计  

A Reduced Design of Low Power Multivalued Double-edge-triggered Flip-flop

在线阅读下载全文

作  者:郎燕峰[1] 

机构地区:[1]浙江工商大学信息与电子工程学院,浙江杭州310018

出  处:《杭州电子科技大学学报(自然科学版)》2010年第5期21-24,共4页Journal of Hangzhou Dianzi University:Natural Sciences

摘  要:该文介绍了数字电路中冗余模块的概念及去除冗余模块对低功耗设计的意义,并进一步将这一低功耗设计思想应用于基于三值时钟的三值双边沿触发器的设计中,对其进行了简化设计和模拟,指出简化设计后的触发器比原触发器结构简单,且模拟结果表明其逻辑功能正确且能有效地降低功耗。该文介绍了数字电路中冗余模块的概念及去除冗余模块对低功耗设计的意义,并进一步将这一低功耗设计思想应用于基于三值时钟的三值双边沿触发器的设计中,对其进行了简化设计和模拟,指出简化设计后的触发器比原触发器结构简单,且模拟结果表明其逻辑功能正确且能有效地降低功耗。

关 键 词:冗余模块 低功耗 多值逻辑 双边沿触发器 

分 类 号:TN-55[电子电信]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象