160Gbit/s交叉连接芯片总体方案设计  被引量:1

Overall scheme design of 160 Gbit/s SDH digital cross connect chip

在线阅读下载全文

作  者:蒋林[1] 章倩苓[1] 吕建东[2] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海200433 [2]西安邮电学院计算机系,陕西西安710061

出  处:《光通信研究》2004年第3期45-48,共4页Study on Optical Communications

基  金:国家"十五"科技攻关计划资助项目(2002BA106B06);国家"八六三计划"资助项目(2003AA1Z1190)

摘  要:首先在明确40Gbit/sSDH(STM 256)光纤通信设备要求的基础上,确定了芯片与外围电路的电路、功能和时序接口,制订了满足设备需要并利于ASIC实现的芯片技术规范;其次,进行了芯片的总体方案设计,按照自顶向下的全正向设计方法进行了芯片的逻辑结构设计,并合理安排了芯片的寄存器结构;行为级仿真结果表明,方案是可行的.This thesis focuses on the toplevel design of the digital cross connect (DXC) chip. Based on the precept of 40 Gbit/s SDH (STM-256) fiber-optical communication devices & system, the design target of the chip is specified at the beginning, the functions, circuit and timing interface are clearly defined. Then the logic architecture is discussed with top to down design method. At last, the arrangements of registers are given.

关 键 词:同步数字体系 数字交叉连接 专用集成电路 光纤通信设备 ASIC 芯片 

分 类 号:TN929.1[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象