电荷泵锁相环中相位噪声的抑制和讨论  被引量:3

An Issue of Jitter in the Design of Charge-pump Phase Locked Loop

在线阅读下载全文

作  者:蒋召宇[1] 李丽[1] 徐诺[1] 高明伦[1] 

机构地区:[1]合肥工业大学微电子设计研究所,安徽合肥230009

出  处:《现代电子技术》2004年第12期13-16,21,共5页Modern Electronics Technique

摘  要:旨在介绍一种抑制电荷泵锁相环 ( CPPL L)中相位噪声 ( Jitter)的电路结构。文章在分析 CPPL L 对 Jitter抑制原理的基础上 ,指出 Jitter虽然无法被环路自身的跟踪作用根除 ,但却可以通过对鉴频鉴相器 ( PF D)的改进而得到较好地抑制。为了验证改进电路的效果 ,文中给出了实验数据 ,实验结果证明新的电路结构可以较好地抑制 Jitter。An issue of Jitterchoking in the design of charge pump phase locked loops (CPPLL) is presented in this paper After describes the principle of Jitterchoking, we know Jitter can′t be eliminated by phase trace of the loop,but it can be choked mainly by improving the design of PFD An experiment is given to verify the degree of improvement, and the result proved that the improvement of PFD can choke Jitter validly

关 键 词:电荷泵锁相环 相位噪声 鉴频鉴相器 鉴相死区 

分 类 号:TN912[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象