基于时分复用乘法器的FIR数字滤波器的设计  被引量:2

The Design of Fir Fil Ter with Asic Chip

在线阅读下载全文

作  者:胡莉[1] 曾高荣[1] 陈红艳[1] 

机构地区:[1]西南科技大学信控学院,四川绵阳621010

出  处:《西南科技大学学报》2004年第2期1-6,共6页Journal of Southwest University of Science and Technology

摘  要:数字滤波器有软件和硬件实现两种方法 ,主要讨论了时分复用乘法器的硬件方式 ,基于CPLD实现数字滤波器 ,并以一个 17阶的FIR低通数字滤波器为例说明了该数字滤波器的实现及仿真过程。Implementation of Digital filter can be based on software and hardware. Time Division Multiplex is used to design digital filter on CPLD by the topic. As an example, a 17-rank FIR low passing Digital Filter is given to discuss the approach with FLEX10K20 of Altera Company, and the emulation is done.

关 键 词:时分复用乘法器 可编程逻辑器件 数字滤波器 时分复用 数字信号处理 

分 类 号:TN713[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象