一种应用于DSP的快速位提取和插入实现方法  

A Fast Method of Bit Extraction and Insertion in DSP

在线阅读下载全文

作  者:王兵[1] 徐如淏[1] 付宇卓[1] 

机构地区:[1]上海交通大学芯片与系统研究中心,上海200030

出  处:《计算机工程》2004年第13期160-162,共3页Computer Engineering

摘  要:介绍了一种快速的位提取和插入实现方法。该方法通过使用快速的与或逻辑电路而不是较慢的多选1电路来减小时延;通过器件复用技术来减小面积。仿真和综合结果表明该方法大大优化了DSP的时延和面积,有助于提高DSP整体的运算速度和降低功耗。A fast method of bit extraction and insertion is introduced in this text.Logic circuits is used in this method to replace the relatively slow mux to decrease the time delay required by these instructions. Multiplexing is also used to decrease the area used.Simulation and synthesis indicate that this method can greatly improve the speed and area of DSP,which will benefit the improvement of the accumulating speed and power dissipation in DSP design.

关 键 词:时延 面积 移位 复用技术 

分 类 号:TP302.7[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象