高速MPEG2逆量化器的VLSI的设计和实现  

VLSI Design and Implementation of a High-speed MPEG2 IQ Unit

在线阅读下载全文

作  者:吴钰焱[1] 戎蒙恬[1] 毛军发[1] 

机构地区:[1]上海交通大学电子工程系,上海200030

出  处:《计算机工程》2004年第13期184-186,共3页Computer Engineering

基  金:国家电子发展基金资助项目

摘  要:介绍了一种适用于高清晰度电视解码芯片的MPEG2标准逆量化器的VLSI的设计和实现方法。采用了快速的wallace-booth乘法器提高电路的计算速度。在 75 MHz时钟频率下,用Synopsys软件进行仿真,在0.35μm工艺CMOS单元库下进行综合。电路规模为 3500门左右 ,关键路径延时为10.3ns,其性能完全满足高清晰度数字电视解码要求。In this paper, a VLSI design and implementation of a high-speed MPEG2 IQ unit is described. It utilizes a high-speed Wallace-booth multiplier to improve the circuit operation speed. At a frequency of 75 MHz, the unit is synthesized by 0.35μm CMOS cell library with Synopsys software. It costs 3500 gates and the delay of critical path is 10.3ns. The IQ can be used in HDTV video decoder.

关 键 词:Wallace-booth乘法器 逆量化 MPEG2 高清晰度数字电视 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象