低电压满电源幅度CMOS运算放大器设计  被引量:4

Low Voltage Rail-to-rail CMOS Amplifier Design

在线阅读下载全文

作  者:徐栋麟[1] 林越[1] 杨柯[1] 程旭[1] 任俊彦[1] 许俊[1] 

机构地区:[1]复旦大学微电子学系专用集成电路与系统国家重点实验室,上海200433

出  处:《固体电子学研究与进展》2004年第3期373-380,共8页Research & Progress of SSE

摘  要:回顾了在标准 CMOS工艺下 ,满幅度运放设计的各个发展阶段 ,结合笔者实际设计和测试的相关电路 ,较为详细地评述了它们的设计方法和各自的优缺点 ,着重阐述了低工作电压设计思想和如何做到输入级跨导的满幅度范围内恒定 ,使读者清楚了解该类运放的各自特点和发展趋势 ,为数模混合设计和系统级集成设计中采用何种运放结构提供了参考。在此基础上 ,提出了一种共模偏置电压具有严格的对称性能的新型满电源幅度运算放大器结构。This paper reviews different kinds of rail-to-rail CMOS amplifier in history with reference of real implementation and measurement given by the authors.The design techniques especially on constant transconductance technique in the whole common range, and respective advantages/disadvantages are depicted,which can make a sound reference to mixed-signal design and SOC design. An introduction of completely symmetrical common-range rail-to-rail CMOS amplifier proposed by the authors is also given based on the above analysis.

关 键 词:满电源幅度 运算放大器 低电压 CMOS 

分 类 号:TN722.77[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象