基于DSP的三相软件锁相环设计  被引量:20

Design of SPLL Based on DSP

在线阅读下载全文

作  者:琚兴宝[1] 徐至新[1] 邹建龙[1] 陈方亮[1] 

机构地区:[1]华中科技大学电气与电子工程学院,湖北武汉430074

出  处:《通信电源技术》2004年第5期1-4,共4页Telecom Power Technology

摘  要:准确获得电网电压的相位角,在电力电子装置设计中有重要的意义。文中提出了一种在dq坐标下用DSP实现的三相软件锁相环,采用滞后控制器使其具有很强的抗干扰能力,和传统的锁相环相比,软件锁相环在实际应用中有更好的效果。To obtain phase accurately is important in a design of power electronic equipments. Three phases Software Phase-Locked Loop(SPLL) based on DSP in the dq reference frame is proposed in this paper. Time-lag controller makes SPLL more robust. The performance of SPLL is more satisfactory compared with the tradition ones.

关 键 词:相位 锁相环 滞后控制 DSP 

分 类 号:TP311.1[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象