32位RISC微处理器内部时钟电路的设计  

Design of Internal Clock Circuit for A 32-b RISC Microprocessor

在线阅读下载全文

作  者:张春朋[1] 李跃进[1] 

机构地区:[1]西安电子科技大学微电子所,西安710071

出  处:《微处理机》2004年第5期10-13,共4页Microprocessors

摘  要:本文介绍了一种用于 32位超标量RISC微处理器 (SM 6 0 3e)内部时钟产生器的锁相环电路。该锁相环的锁定时间低于 15us,功耗小于 10mW。文中主要讨论了鉴频鉴相器、电荷泵、滤波器以及压控振荡器的电路实现方案并且给出了部分仿真波形。锁相环支持内外时钟频率比是 :1、1.5、2、2 .5、3、3.5、4 。A Phase-Locked Loop (PLL) suitable for the clock generation of a 32-b superscalar RISC microprocessor (SM603e) is described.PLL lock time is below 15us,power dissipation is below 10mw.The circuits realization of PFD,charge-pump,filter and VCO of the PLL are mainly considered in this paper.Some simulation results are given.The PLL supports internal to external clock frequency ratios of 1,1.5,2,2.5,3,3.5,4 as well as numerous static power down nodes for SM603e.

关 键 词:微处理器 锁相环 电荷泵 鉴频鉴相器 压控振荡器 

分 类 号:TN74[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象