检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《微处理机》2004年第5期10-13,共4页Microprocessors
摘 要:本文介绍了一种用于 32位超标量RISC微处理器 (SM 6 0 3e)内部时钟产生器的锁相环电路。该锁相环的锁定时间低于 15us,功耗小于 10mW。文中主要讨论了鉴频鉴相器、电荷泵、滤波器以及压控振荡器的电路实现方案并且给出了部分仿真波形。锁相环支持内外时钟频率比是 :1、1.5、2、2 .5、3、3.5、4 。A Phase-Locked Loop (PLL) suitable for the clock generation of a 32-b superscalar RISC microprocessor (SM603e) is described.PLL lock time is below 15us,power dissipation is below 10mw.The circuits realization of PFD,charge-pump,filter and VCO of the PLL are mainly considered in this paper.Some simulation results are given.The PLL supports internal to external clock frequency ratios of 1,1.5,2,2.5,3,3.5,4 as well as numerous static power down nodes for SM603e.
关 键 词:微处理器 锁相环 电荷泵 鉴频鉴相器 压控振荡器
分 类 号:TN74[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.68