检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《电子学报》2004年第11期1761-1765,共5页Acta Electronica Sinica
基 金:国家重大基础研究 (973)项目 (No .G2 0 0 0 0 3650 8)
摘 要:本论文实现了一个射频锁相环型频率合成器 ,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷泵、各种数字计数器、数字寄存器和控制电路以及与基带电路的串行接口 .它的鉴频鉴相频率、输出频率和电荷泵的电流大小都可以通过串行接口进行控制 ,还实现了内部压控振荡器和外部压控振荡器选择、功耗控制等功能 ,这些都使得该频率合成器具有极大的适应性 ,可以应用于多种通信系统中 .该锁相环型频率合成器已经采用 0 2 5 μmCMOS工艺实现 ,测试结果表明 ,该频率合成器使用内部压控振荡器时的锁定范围为 1 82GHz~ 1 96GHz,在偏离中心频率2 5MHz处的相位噪声可以达到 - 119 2 5dBc/Hz .该频率合成器的模拟部分采用 2 7V的电源电压 ,消耗的电流约为4 8mA .An integrated RF PLL frequency synthesizer is presented. It integrates VCO, dual-modulus prescaler, PFD, Charge pump, various digital counters, control logic and the series interface with the base-band processor into a single chip. Also the selection of internal VCO or external VCO and power control are implemented to adapt to various applications. The frequency synthesizer has been implemented in 0.25 μm CMOS process. The measured results show that the locked range is 1.82 GHz-1.96 GHz when the internal VCO is selected, the phase noise could reach -119.25 dBc/Hz at 25 MHz offset from the carrier 1.924 GHz. The analog part uses a 2.7 V power supply and the consumed current is about 48 mA.
分 类 号:TN791[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222