一种BCH(31,21)快速编译码算法及其VLSI实现  被引量:3

A Fast BCH(31,21)Codec Algorithm and Its VLSI Implementation

在线阅读下载全文

作  者:楼向雄[1] ChrisTsu 骆建军 邓先灿[1] 

机构地区:[1]浙江大学信息与电子工程学院 [2]Baleen System Inc., 20823 Stevens Creek Blvd., #110, Cupertino, CA 95014, USA

出  处:《微电子学》2004年第6期709-711,共3页Microelectronics

摘  要: 提出了一种快速的BCH(31,21)编/译码算法,并用VerilogHDL实现。所设计的算法经Synopsys工具综合后,采用台湾联华微电子(UMC)的0.25μm工艺完成芯片加工,实现了VLSI验证。A fast and efficient BCH(31,21)coding/decoding algorithm is proposed in this paper,which is implemented in Verilog HDL.Synthesized with Synopsys' synthesizer,the codec circuit is integrated into a mass-storage chip,which is fabricated in UMC's 0.25 μm CMOS process.

关 键 词:BCH算法 差错控制编码 编译码 VLSI 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象