检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:赵广州[1] 张天序[1] 王岳环[1] 曹治国[1] 左峥嵘[1]
机构地区:[1]华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室,武汉430074
出 处:《信号处理》2005年第1期86-89,共4页Journal of Signal Processing
基 金:国家自然科学基金重点项目(60135020)国家重点预研项目(413010702)资助
摘 要:研究了一种基于AD14060采用FPGA+多DSP的可重构高速实时信息处理系统,详细分析了多DSP主处理板、多DSP扩展板和系统显示模块的系统结构和工作原理。把FPGA和DSP二者的优点结合起来,兼顾速度和灵活性,有较强的通用性。特点是:易于模块化设计,易于系统扩展,从而提高算法并行化效率。实验结果表明:该系统开发周期短,易于维护,适合实时信号处理,得到了满意的图像处理效果。This paper presents a reconfigurable high speed real-time info processing system based on AD14060 using FPGA and multi-DSPs. It analyses the system structure and working principle of main processing board, expand board of multi-DSPs and display module in detail. The system combines merit between FPGA and DSP, such as, rapidity,agility and currency. It is important for the system that it is easy to modularize, expand and then it can improve the parallel efficiency of algorithm. Experimentation shows that exploitive period of the system is short, maintenance convenient. Thus it is fit for real-time signal processing and can get satisfactory effect of image processing.
关 键 词:信号处理 图像处理 AD14060 FPGA+ DSP 信息处理机 设计
分 类 号:TN911.7[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28