检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]哈尔滨工业大学电气工程及自动化学院,哈尔滨150001
出 处:《电子器件》2004年第4期676-679,共4页Chinese Journal of Electron Devices
摘 要:高速数据采集卡设计中需要大容量的存储单元 ,静态存储器无法满足容量要求 ,故选用同步动态存储器( SDRAM)为该数据采集系统的存储单元。通过 VHDL语言描述电路 ,设计了基于 CPLD的 SDRAM控制器 ,从而简化了主机对 SDRAM的读写及其相关操作。 SDRAM控制器设计采用自顶向下模块化的设计方法 ,共分为四个模块 :SDRAM控制器顶层模块、控制接口模块、命令模块和数据通路模块 ,SDRAM控制器顶层模块初始化并把其余三个模块有机地结合起来。测试结果证明设计的 SDRAM控制器成功地实现了对 SDRAM的读写操作 ,地址、数据、控制信号时序匹配 ,满足了系统设计要求。Based on the demand of large capacity in high speed data acquisition system, SDRAM with large capacity is needed rather than the SRAM with small capacity. Using the VHDL as the circuit described language, the SDRAM Controller simplified the operation between the host and the SDRAM based on CPLD. Employing the top-to-bottom design method, the SDRAM Controller is divided into four modules: SDRAM control interface module, command module, data path module and controller top module which initialize and combine the other three modules. The tested results indicate that the SDRAM controller successfully operate the SDRAM with proper timing relation between address, data and control signal.
分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.15