多处理机系统中数据Cache的一种优化设计  被引量:6

An Optimized Design of Data Cache in a Multiprocessor System

在线阅读下载全文

作  者:薛燕[1] 樊晓桠[1] 李瑛[1] 

机构地区:[1]西北工业大学航空微电子中心,陕西西安710072

出  处:《微电子学与计算机》2004年第12期191-194,共4页Microelectronics & Computer

基  金:国防"十五"预研基金资助(41308010108)

摘  要:目前Cache仍是高性能处理器解决CPU和存储器速度差异问题的有效措施之一。本文简要介绍了一种支持多机系统的32位RISC微处理器“龙腾”R2存储单元的体系结构,着重讨论了数据Cache的优化设计,包括为保证支持存储一致性的MEI协议的实现。仿真综合证明,该设计满足处理器的要求。Cache is one of the most popular methods to solve the problem of the speed difference between the CPU and the Memory. This Paper presents the architecture of memory subsystem of a 32-bit RISC microprocessor chip,which names 'LongTeng'R2 , and discusses the optimized approach in design of Data Cache in multiprocessor system in details, including the implementation of the MEI protocol . The result of simulation and synthesis shows that the design is fulfill the system demand.

关 键 词:数据CACHE 多处理机系统 存储一致性 MEI协议 

分 类 号:TP303[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象