RISC微处理器中存取部件设计的一种优化方法  

An Optimal Approach in Design of Load/Store Unit of RISC Microprocessor

在线阅读下载全文

作  者:冉计全[1] 樊晓桠[1] 孙华锦[1] 李大伟[1] 

机构地区:[1]西北工业大学航空微电子中心,西安710072

出  处:《计算机工程与应用》2005年第5期110-112,116,共4页Computer Engineering and Applications

基  金:国家"十五"部委预研课题;国家自然科学基金资助

摘  要:低速的存取部件一直是限制高性能微处理器性能的一个关键因素。文章提出了RISC微处理器存取部件()LSU设计中一种优化的设计模型,阐述了该模型提高存取指令执行速度的机理以及关键路径的优化设计机制,分析了该模型在改善微处理器性能中的作用,并且该模型已经成功的应用到微处理器龙腾II的设计中。Verilog仿真、综合和静态时序分析的结果表明该设计达到了良好的效果。Low-efficiency Load/Store Unit is an important factor which limits the high performance of microprocessors.This paper presents an optimal design model in design of Load/Store Unit of RISC microprocessor.This paper also introduces the mechanism of improving the executive speed of Load/Store instructions and the optimal design of critical path,analyses the function in improving the microprocessor performance.This Model is successfully used in the design of LongTeng II microprocessor.The result of Verilog simulation,synthesis and static time analysis show the design is successful.

关 键 词:微处理器 存取部件 ISU 对齐部件 

分 类 号:TP303[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象