60路32kb/s ADPCM转换器的大规模集成电路设计  

VLSI Design for 60-channel 32kb/s ADPCM Convertor

在线阅读下载全文

作  者:韩雁[1] 宋杭宾[1] 

机构地区:[1]渐江大学

出  处:《通信学报》1994年第5期104-107,共4页Journal on Communications

基  金:国家重点实验室开放课题

摘  要:32kb/sADPCM转换设备的研制在数字通信领域具有显著的社会与经济效益。本文的工作是在用中小规模集成块构成了60路转换编译码系统样机的基础上,进行了大规模专用集成电路(ASIC)芯片的电路设计,拟用两片5000门门阵列实现全系统集成。目前,线路级的设计已经完成,并且成功地通过了Daisy工作站的计算机逻辑模拟。The development of 32kb/s ADPCM convertor equipment is of social and economic benefit in digital communication area.Our work is based on a 60-channel codec sample machine composed of middle scale IC and small scale IC having been structured. We conducted the circuit design for large scale application specific IC chip.The whole-system-ASIC-chip integrated in two 5000 gate gate array is being expected.The design, now, has passed the logic simulation successfully in Daisy computer workstation.

关 键 词:大规模 集成电路 设计 ADPCM 

分 类 号:TN470.2[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象