基于冗余抑制技术的十进制计数器设计  

Design of Decimal Counter Based on Redundancy- Restraining Technique

在线阅读下载全文

作  者:赵丽莉[1] 叶锡恩[1] 吴训威[1] 

机构地区:[1]宁波大学电路与系统研究所,浙江宁波315211

出  处:《科技通报》2005年第2期210-213,217,共5页Bulletin of Science and Technology

基  金:国家自然科学基金资助项目(60273093)南京大学近代声学围家重点实验室资助项目(0107)

摘  要:本文从抑制时序电路中的冗余状态、时钟信号冗余跳变产生的额外功耗出发,提出了一种低功耗十进制计数器的新设计。用PSPICE程序模拟证实了这种十进制计数器具有正确的逻辑功能,并且节省功耗明显。In order to reduce the power dissipation correlative with redundant states in sequential circuits and the redundant leap of the lock, low power design of decimal counter is proposed in this paper. Pspice simulation shows the design has correct logic function and low power dissipation.

关 键 词:功耗 冗余抑制 十进制计数器 

分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象