FPGA+双DSP结构的雷达信号采集处理系统设计  被引量:4

Design of Radar Signal Sampling and Processing System with FPGA+Dual DSP

在线阅读下载全文

作  者:刘欢[1] 田建生[1] 梅安华[1] 程宁[1] 聂鑫[1] 

机构地区:[1]武汉大学电子信息学院,湖北武汉430079

出  处:《计算机测量与控制》2005年第2期157-159,197,共4页Computer Measurement &Control

基  金:国家"十五"计划资助项目(2001AA631050)。

摘  要:提出了一种基于PCI总线的采用FPGA+双DSP结构的雷达信号采集处理系统,FPGA芯片XCV100E负责控制采样并作为信号的预处理单元,双超级哈佛结构(SHARC)数字信号处理器ADSP21065L构成高速处理单元,PCI接口芯片PCI9054实现标准的32位PCI总线接口,构成了一个用于高频地波雷达信号采集处理的通用标准化硬件平台。该方案充分发挥了不同处理器件的优点,具有运算能力强、接口方便和编程灵活的特点。实验证明,系统能够满足高频地波雷达信号实时采集处理的要求。A radar signal sampling and processing system with FPGA+dual DSP based on PCI bus is designed. The FPGA chip(XCV100E) controls the sampling and performs the pre-processing, while the dual SHARC digital signal processors ADSP-21065L act as the high speed processing module,PCI9054 chip interfacing with the 32 bit PCI bus. This method has more advantages in the processing speed, interface and programming than the traditional radar signal sampling and processing system. The experimentation demonstrates this system can meet the requirement of the high frequency ground wave radar.

关 键 词:雷达信号采集处理系统 系统设计 FPGA DSP 数字信号处理器 现场可编程逻辑阵列 

分 类 号:TN957.51[电子电信—信号与信息处理] TP332.1[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象