总线数据宽度可配置DDR传输的FPGA设计与实现  被引量:1

The Design and Implementation of the Configurable Bus Data DDR Transmission in FPGA

在线阅读下载全文

作  者:刘勤让[1] 邬江兴[2] 

机构地区:[1]国家数字交换系统工程技术研究中心,郑州450002 [2]解放军信息工程大学信息工程学院,郑州450002

出  处:《计算机工程与应用》2005年第12期102-103,115,共3页Computer Engineering and Applications

基  金:国家"十五"863信息技术领域重大专项课题(编号:2001AA121011)

摘  要:随着FPGA开发规模和内部集成度的不断提升,FPGA通常需要控制多个外部芯片,导致FPGA的管脚资源在设计中变得越来越宝贵,文章给出了一种利用总线数据DDR传输的设计方式来减少管脚的使用,提出了一种总线宽度可配置的通用实现模块思想,并给出了详细的实现以及高速DDR设计中应该考虑的问题。With the scale and integrity upgrade in the FPGA design,more chips are controlled by the FPGA.So how to reduce the pin usage becomes an important issue.This paper provides a bus data DDR transmission scheme to solve the problem and develops an universal module with configurable bus width,meanwhile the detailed design and problems must be taken into account for high speed design are presented.

关 键 词:DDR FPGA 时序 

分 类 号:TP311[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象