基于FPGA的16阶FIR滤波器的设计  被引量:8

Design of 16 order FIR filter based on FPGA

在线阅读下载全文

作  者:周亚凤[1] 李跃华[2] 朱昊[1] 

机构地区:[1]南京工业大学信息科学与工程学院,江苏南京210009 [2]南京理工大学电子工程与光电技术学院,江苏南京210094

出  处:《南京工业大学学报(自然科学版)》2005年第1期46-50,共5页Journal of Nanjing Tech University(Natural Science Edition)

摘  要:研究了一种 16阶FIR滤波器的FPGA设计方法,底层采用VHDL语言描述设计文件,顶层使用底层产生的模块连接组成FIR滤波器,并在MAX+plusII上进行了实验仿真和时序分析。对如何优化硬件资源利用率、提高运算速度等工程实际问题进行了探讨。To study method to implement 16 order FIR filter based on FPGA, FIR filter is described with VHDL language and the mode of skeleton diagram. And it is simulated experementally and timing analysis proceeds in MAX+plus II.With the design, how to accelerate the operation and optimize the availability of hardware resource are discussed.

关 键 词:FIR滤波器 窗函数 直接截断法 吉布斯现象 信号处理 频率 

分 类 号:TN911.72[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象