FPGA/CPLD设计软件Active-HDL的特点与应用实例  

在线阅读下载全文

作  者:张宪起 

机构地区:[1]中国兵器工业第214研究所,蚌埠233042

出  处:《集成电路通讯》2005年第2期45-52,共8页

摘  要:介绍了Active-HDL软件的设计流程和设计过程中的有关仿真,以RAM实例说明该软件的特点及内存的描述和仿真方法,以交通灯控制器为例介绍状态机的描述方法,以数码管动态扫描显示为例介绍测试文件(testbench)的编写方法,以计数器为例介绍模拟波形显示功能。

关 键 词:Active FPGA/CPLD HDL 应用实例 设计软件 特点 交通灯控制器 动态扫描显示 设计过程 设计流程 仿真方法 描述方法 编写方法 显示功能 模拟波形 RAM 状态机 数码管 计数器 内存 文件 

分 类 号:TP311[自动化与计算机技术—计算机软件与理论] TS943.74[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象