检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:熊君君[1] 王贞松[1] 姚建平[1] 石长振[1]
机构地区:[1]中国科学院计算技术研究所
出 处:《电子学报》2005年第6期1070-1072,共3页Acta Electronica Sinica
基 金:国家自然科学基金(No.60303017);国家高技术研究发展计划(863计划)课题(No.2003AA135093).
摘 要:本文提出了一种用FPGA实现星载合成孔径雷达实时成像处理器的方法,用来实现星载SAR的CS算法(或RMA算法).该实时成像处理器由7片Xilinx公司的商业FPGA实现,其中4片作为并行的处理单元;一片为CS因子的生成单元;一片为SDRAM控制单元;一片为系统的控制单元.该系统将流水处理和并行处理相结合,从而极大的减少了处理时间.同时根据算法各运算对数据的精度要求不同,将浮点运算和定点运算结合在一块,减少了硬件开销.该系统工作在100MHz时,33秒左右能完成16k16k星载样本点的成像,并对加拿大Radarsat的雷达原始信号进行成像处理,成像质量能达到要求.This paper designs the on board SAR real time imaging processor using seven piec es of Xilinx FPGA,which consists of four parallel process units,one CS factor unit,one SDRAM controller unit and one control unit.The system combines pipelin e process and parallel process to reduce process time,also combines fixed-point operation and floating-point operation to reduce hardware resource.This system can make image within 33 seconds when works in 100MHz,and the imaging quality c an fit for the requirement by testing with the Radarsat raw data.
关 键 词:CS算法 实时成像处理器 FPGA 流水处理 并行处理
分 类 号:TN957.52[电子电信—信号与信息处理]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28