PCI总线多用户数据缓冲区管理器的实现  被引量:1

Implementation of PCI Bus Multi-user Data Buffer Manager

在线阅读下载全文

作  者:乔庐峰[1,2] 王志功[1] 黄斌[1] 陆园琳[1] 

机构地区:[1]东南大学射频与光电集成电路研究所 [2]南京通信工程学院 南京 210007

出  处:《电子与信息学报》2005年第7期1162-1166,共5页Journal of Electronics & Information Technology

基  金:江苏省首批十五科技攻关项目(BG2000010-1)资助课题

摘  要:分析了一种PCI总线上支持多个用户的数据缓冲区管理器电路所采用的电路结构,给出了关键点的仿真波形。从理论上分析了用户的缓冲区分配原则、端口总线带宽、用户最大服务等待时间和最小缓冲区数量等工作参数。给出了多用户缓冲区管理器中所需要最小存储区的计算方法。以分析为基础,采用XILINX的XCV600EPQ240实现了128用户缓冲区管理器电路,并在实际系统中进行了测试和验证。The circuit structure of a kind of PCI bus multi-user data Buffer Manager (BM) is analyzed in this paper, and typical simulating waveform is presented. The method to allocate the data buffers, port bandwidth, maximum user waiting time and minimum user buffer requirements are analyzed theoretically. The expression to calculate the minimum memory needed in the BM is given. Based on the analysis, a 128-user buffer manager is realized with XILINX XCV600EPQ240 and verified in application systems.

关 键 词:VLSL PCI总线 先入先出存储器 缓冲区管理 现场可编程门阵列 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象