VLSI Implementation of a Single-Chip DVB-C Demodulator  

一种单芯片DVB-C解调器的VLSI实现(英文)

在线阅读下载全文

作  者:田骏骅[1] 沈泊[1] 苏佳宁[1] 李铮[1] 李建[1] 郭亚炜 章倩苓[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海200433 [2]上海微科集成电路有限公司,上海200433

出  处:《Journal of Semiconductors》2005年第7期1309-1316,共8页半导体学报(英文版)

基  金:上海市集成电路设计创新资助项目(批准号:047062008)~~

摘  要:A single-chip DVB-C quadrature amplitude modulation(QAM) demodulator is proposed,which integrates a 3.3V 10bit 40MSPS analog-to-digital converter and a forward error correction decoder. The demodulator chip can support 4-256 QAM with variable bit rate up to 80Mbps. It features a wide carrier offset acquisition range,optimal demodulation algorithm,and small circuit area. The chip is implemented in SMIC 0.25μm 1P5M mixed-signal CMOS technology with a die size of 3.5mm×3. 5mm. The maximum power consumption is 447mW.设计了一个单芯片实现的用于DVB C的QAM解调器.片上集成有3.3V10位精度的40MSPS模数转换器及FEC前向纠错解码器.该芯片支持4~256QAM多种模式,最高码率达80Mbps,具有宽的载波频偏捕获范围.采用改进的算法及VLSI实现结构,性能稳定,面积优化.采用SMIC0.25μm1P5M混合信号CMOS工艺制造,面积为3.5mm×3.5mm,最大功耗为447mW.

关 键 词:QAM demodulator VLSI implementation carrier recovery blind equalization 

分 类 号:TN76[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象