被动雷达导引头中信号处理器的设计  

Design of signal processor in passive radar seeker

在线阅读下载全文

作  者:朱秀珍[1] 焦淑红[1] 杨绍霞[1] 

机构地区:[1]哈尔滨工程大学信息与通信工程学院,黑龙江哈尔滨150001

出  处:《应用科技》2005年第9期16-18,共3页Applied Science and Technology

摘  要:采用DSP(数字信号处理器)+FPGA(现场可编程逻辑门阵列)+FLASH组成被动雷达导引头中的信号处理系统,该系统能有效地提高导引头的目标跟踪精度.由于采用了DSP,很好地实现了实时性;又由于采用了FPGA,使得系统集成度高、可靠性好、易于修改、使用灵活,因此具有较强的实用价值和参考价值.This paper introduces the signal process system in a Passive Radar Seeker by use of DSP (digital signal processing), FPGA (Field Program Gate Array)and FLASH. The system can effectively raise the precision of the goal tracking of a missile seeker. The real time requirement is achieved because of using DSP. Furthermore, the application of FPGA improves the system's integrity and reliability, makes the system easy to modify and flexible to use. Therefore the system possesses strong values in practice and reference.

关 键 词:数字信号处理器 现场可编程门阵列 信号处理 

分 类 号:TN957.52[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象