检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《微电子学与计算机》2005年第7期76-78,共3页Microelectronics & Computer
基 金:国家自然科学基金项目(60373043);国家863高计划项目(2002AA1Z1040)
摘 要:为了提高SoC内部总线的性能,优化总线架构。文章提出了一种新颖的LotteryBus总线机制。通过将其与静态优先级及时分复用总线进行比较,介绍了它的特点及其仲裁机制。并且设计和实现了一个4-Masters的Lot-teryBus用于龙芯SoC内部高速总线的改进,功能仿真和FPGA验证证明这一总线机制的可行性和正确性。This paper presents LotteryBus, a novel communication architecture for System on a Chip (SoC) designs Through comparing LotteryBus with static priority based shared bus and time division multiplexed access based architecture, we describe features and arbiter mechanism of it. Moreover, we design a 4-Masters LotteryBus for the improvement of Godson SoC Processor Local Bus, and it has good performance proved function simulation and FPGA verification.
关 键 词:LotteryBus 静态优先级 时分复用 龙芯SoC 线性反馈移位寄存器
分 类 号:TN4[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.149.255.189