基于DSP Builder的EIT正交序列解调方法与电路设计  被引量:3

A quadrature demodulation method based on DSP Builder and the circuit design used in EIT

在线阅读下载全文

作  者:吴右[1] 沙洪[1] 任超世[1] 

机构地区:[1]中国医学科学院北京协和医学院生物医学T程研究所,天津300192

出  处:《国际生物医学工程杂志》2009年第5期276-279,共4页International Journal of Biomedical Engineering

基  金:天津市应用基础及前沿技术研究计划(08JCYBJC14100);中央级公益性科研院所基本科研业务号项资助项目

摘  要:目的 设计一种用于电阻抗断层成像技术(EIT)测量的正交序列解调电路用以检测被测信号的模量和相位.方法 利用DSP Builder,在matlab/simulink中搭建模型文件(.mdl),并利用仿真激励验证方法与设计的正确性和合理性;再用Signal Compiler模块读取建模文件,生成VHDL文件和工具命令语言脚本,在Quartus Ⅱ中进行综合、适配、仿真和硬件实现.结果 仿真和测试结果均表明,所设计的正交序列解调电路能够有效提取被测信号的实部信息和虚部信息,在实验误差允许的范围内能很好满足EIT测量的要求.结论 基于DSP Builder的正交序列解调方法与电路设计能够给出EIT实部和虚部信息,为全信息复阻抗测量提供有力的技术支持.Objective To design and develop a quadrature demodulation circuit for detection of ampli-tude and phase information in EIT measurement. Methods A model structure file was built in matlab/simulink using the elements in Ahera DSP Builder and verified by simulated stimulation. Then the model file was convert-ed to VHDL file via Signal Compiler, and the synthesis, adaptation, simulation and hardware implementation were accomplished. Results The simulation and testing results show that the circuit can extract the real and imagi-nary information of the measured signal and it also meets the EIT measuring requirement, with acceptable mea-sure error. Conclusion The demodulation circuit based on DSP Builder can precisely give real and imaginary information of EIT and provides technological support for full-information complex impedance measurement.

关 键 词:DSP Builder EIT 正交序列 解调方法 电路设计 used in circuit design information in matlab/simulink hardware implementation 电阻抗断层成像技术 虚部信息 解调电路 results 文件 工具命令语言 仿真 复阻抗测量 model synthesis 

分 类 号:TN91[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象