基于EAPR的动态部分可重构系统研究及实现  被引量:1

The Research and Implementation of Dynamic Partial Reconfigurable System Based on EAPR

在线阅读下载全文

作  者:陈峰[1] 高志刚[1] 戴国骏[1] 

机构地区:[1]杭州电子科技大学计算机应用研究所,浙江杭州310018

出  处:《杭州电子科技大学学报(自然科学版)》2011年第1期37-40,共4页Journal of Hangzhou Dianzi University:Natural Sciences

基  金:国家自然科学基金资助项目(60773042)

摘  要:该文采用最新的基于EAPR的动态部分重构的方法,利用IP核构建片上系统的思想,设计出PowerPC405加FPGA的硬件平台设计可重构系统,FPGA采用CompactFlash配置方式,由硬核处理器PPC405控制内部配置访问接口实现动态部分可重构。该设计实现了硬件资源的时分复用,提高了FPGA的利用率,缩短了重配置时间,并在VirtexⅡPro FPGA上进行了功能验证。In this paper,we adopt the latest design methodology of dynamic partial reconfiguration of FPGA based on EAPR which is proposed by Xilinx and use IP core to build system on chip.This paper also provides a way of design a dynamically reconfigurable system based on PPC405 and FPGA hardware platform to configure and reconfigure FPGA selected a CompactFlash configuration mode.The PowerPC405,the hardware core microprocessor in XC2VP30,is used to manage the ICAP to implement the dynamic partial reconfiguration pr...

关 键 词:现场可编程门阵列 早期获取 动态可重构 内部配置接口 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象