基于FPGA的多进制扩频系统的设计与实现  被引量:3

Design & realization of M - ary DSSS based on FPGA

在线阅读下载全文

作  者:熊小军[1] 韦志棉[1] 黄行健[1] 

机构地区:[1]北京航空航天大学,北京100083

出  处:《无线电工程》2005年第9期10-11,60,共3页Radio Engineering

摘  要:传统扩频的扩频增益和抗干扰性是以增加频谱为代价的,而无人机对链路既有带宽又有抗干扰性的要求。针对这一矛盾,介绍一种多进制正交扩频通信的数字化设计方案,阐述了多进制扩频通信的扩频和解扩原理,重点讲解多进制扩频通信解扩关键部分的数字化实现,包括扩频序列的选取、解扩的采样量化、同步捕获电路以及数字匹配滤波器的数字化实现。基于所述方案的FPGA实现已经在实际应用中得到了验证。

关 键 词:多进制扩频 同步捕获 跟踪 数字匹配滤波器(DMF) 伪码序列 

分 类 号:TN914.4[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象