一款高端数字SOC设计的系统级验证  被引量:1

System-level Verification of a High-end Digital SOC Design

在线阅读下载全文

作  者:杜敏[1] 王世明[1] 

机构地区:[1]上海交通大学电子工程系,上海200030

出  处:《计算机工程》2005年第21期198-200,共3页Computer Engineering

摘  要:集成电路行业的发展,为SOC设计积累了丰富的IP库和设计方法。采用系统设计常用的基于平台的方法,可以快速完成系统的集成。但要完成对整个系统的验证,可能要占到整个设计周期70%以上的时间。而验证的方法是具有多样性的。该文以一款高端SOC的设计经历,简单描述了系统级验证过程,并以同步串联接口模块为例详细介绍了在系统级对RTL和门级网表的验证,以及验证所采用的特殊方法。With the development of lC industry, there are many lPs and methodologies available for SOC design. Using platform-based design, a SOC can be integrated rapidly. But the whole verification process may need 70% design effort. There are many ways to verify the SOC, and every way has its own advantage. This paper based on experience of a SOC design describes the verification process of system level and a special method when no simulation model available.

关 键 词:SOC 系统验证 IP 验证环境 

分 类 号:TP17[自动化与计算机技术—控制理论与控制工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象