DRM系统信道编码器模块实现研究  被引量:1

Study of Channel Encoder Module for DRM Broadcasting System

在线阅读下载全文

作  者:陈伟[1] 邓纶晖[1] 陈远知[1] 

机构地区:[1]中国传媒大学数字化工程中心,北京100024

出  处:《北京广播学院学报(自然科学版)》2005年第3期54-62,共9页Journal of Beijing Broadcasting Institute(Science and Technology)

摘  要:本文依据ETSI颁布的DRM系统标准,分别基于FPGA、普通DSP和VLIW DSP三种不同硬件平台实现了DRM系统信道编码器模块,并对基于三种不同硬件平台的实现进行比较分析。According to the DRM Standard released by the ETSI, three approaches are described to channel encoder for the DRM system in this paper. The three hardware platforms are built on FPGA, general DSP and VLIW DSP. A comparison is made among the three designs in this paper.

关 键 词:DRM系统 信道编码 可删除卷积编码 DSP FPGA 

分 类 号:TN919.3[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象