一种可工作在66MHz环境下PCI core的研究  

Study on PCI core which can work under 66 MHz clock

在线阅读下载全文

作  者:支锦扬[1] 薛华明[1] 张建中[1] 

机构地区:[1]电子科技大学计算机科学与工程学院,成都610054

出  处:《仪器仪表用户》2005年第6期26-28,共3页Instrumentation

摘  要:对PCI接口控制芯片和PCI总线信号和操作进行了介绍,详细分析了一种当今流行的PCIcore(PCI核心控制模块)结构设计。本文结合PCI总线的详细传输流程详细地分析了PCI从设备(PCISlave)控制模块的有限状态自动机。同时提出了利用FPGA实现该设计的测试方案。Introduce the PCI controller chip and PCI local bus signal and operation, especially analyse a popular design of PCI core architecture currently. The state machine in PCI slave control module is analysed, comparing the basic transmission sequence of PCI bus. At the same time, a testing method of implement this PCI core base on FPGA.

关 键 词:PCI控制器(PCI core) 状态机 PCI总线 FIFO 读写周期 

分 类 号:TP312[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象