检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:黄飞鹏[1] 王静光[1] 何济柔[1] 洪志良[1]
机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海200433
出 处:《Journal of Semiconductors》2005年第11期2230-2235,共6页半导体学报(英文版)
基 金:国家自然科学基金资助项目(批准号:69976009)~~
摘 要:在1.8V,0.18μm CMOS工艺下,实现了10位,50MS/s流水线操作A/D转换器的设计和测试.通过优化采样电容和运算跨导放大器(OTA)电流,并采用动态比较器,从而降低功耗;采用复位结构的采样/保持和余量增益电路消除OTA失调电压的影响;优化OTA的次极点,保证其工作稳定.测试结果表明:ADC在整个量化范围内无失码,功耗为57.6mW,失调电压为0.8mV,微分非线性为-0.6~0.7LSB.对5.1MHz的输入信号量化,可获得44.9dB的信号与噪声及谐波失真比.电路面积为0.52mm^2.A 10bit 50MS/s CMOS pipeline A/D converter is implemented in a 1.8V,0.18μm CMOS process. Circuit techniques used to achieve low power consumption include a dynamic comparator, an optimal capacitor, and OTA. Resetting T/H and MADC is adopted to cancel the offset of the OTA. the non-dominant pole of the OTA is optimized to make the OTA work stably. Measured performances include -0. 6-0. 7LSB of DNL and 44.9dB of SINAD with 5.1MHz input at 50Msample/s. The ADC,with a 57.6mW power consumption and a 0.8mV input offset,occupies a core area of 0.52mm^2.
分 类 号:TN432[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28