一种SDA数字滤波器的低功耗设计  

Low-Power Design of SDA Digital Filter

在线阅读下载全文

作  者:车德亮[1] 王忠[1] 沈绪榜[1] 

机构地区:[1]西安微电子技术研究所,陕西西安710054

出  处:《小型微型计算机系统》2005年第12期2164-2167,共4页Journal of Chinese Computer Systems

基  金:国防预研项目(41308010203)资助

摘  要:SDA(Seria l D istribu ted A rithm etic,SDA)数字滤波器具有速度快、结构规整等优点,广泛应用于数字信号处理器芯片级电路实现中.SDA在采样数据值位跳变频率比较高时,会导致很大的移位寄存器功耗,降低了SDA的性能、功耗比.研究SDA数字滤波器的低功耗设计,主要途径是通过一种优化阶符的二进制数据表示方式来表示采样数据,以达到减小采样数据值位跳变频率的目的,从而实现减小SDA数字滤波器的功耗.实验结果表明,本文研究的低功耗设计方法可有效减小SDA数字滤波器10%的功耗.SDA (Serial Distributed Arithmetic,SDA) digital filter is widely used by DSP chip designer , because it has a fast speed and regular structure. Unfortunately, SDA will give rise to high power dissipation when the sampled data have a high bit reverse frequency. In order to reduce the effect of this phenomenon, our strategy is to use a new data coding technique to express the sampled data, which is called optimized radix-notation binary coding method. The verification experiment shows that optimized radix-notation binary coding method can reduce SDA digital filter power dissipation 10 percent.

关 键 词:SDA 数字滤波器 数据表示方式 低功耗 

分 类 号:TP331[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象