基于汉明纠错编码的AES硬件容错设计与实现  被引量:7

Automatic Error Correcting Hardware Implementation of AES Algorithm

在线阅读下载全文

作  者:唐明[1] 张国平[2] 张焕国[1] 

机构地区:[1]武汉大学计算机学院,湖北武汉430079 [2]武汉数字工程研究所,湖北武汉430074

出  处:《电子学报》2005年第11期2013-2016,共4页Acta Electronica Sinica

基  金:国家863项目(No.2002AA141051);国家自然基金(No.90104005;60373087;66973034;60473023);国家教育部博士点基金(No.20020486046)

摘  要:提出一种AES硬件容错设计可避免攻击者利用在AES设计环节中插入故障位实现攻击.在原有AES硬件设计中加入汉明码纠错电路,能自动纠正同一字节内的所有单比特故障,硬件仿真实验证明,故障发现率接近100%.针对不同AES设计结构和测试点配置对纠错电路的资源及速度进行了分析,实验结果表明我们提出的硬件容错设计有很强的可行性.We propose a fault tolerance AES hardware implementation to prevent attackers from injecting faults in the process of AES design. The design adds Hamming Code error correction circuits into the original AES implementation and it can correct all singie-fault in the same byte automatically. Hardware simulation shows that the ratio of fault detection is close to 100%. The results of analyzing of different architecture and configuration of check points certificate that our proposal is very practical.

关 键 词:高级加密标准 汉明码 容错 纠错码 故障发现 

分 类 号:TP309[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象