一种高速低功耗内容寻址存储器的设计  被引量:1

Design of A High-speed Low-power CAM

在线阅读下载全文

作  者:顾沧海[1] 韩益锋[1] 巫建明[1] 闵昊[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海200433

出  处:《复旦学报(自然科学版)》2005年第6期947-950,共4页Journal of Fudan University:Natural Science

基  金:国家"八六三"计划资助项目(2003AA1Z1120);上海市科委SDC资助项目(037062020)

摘  要:提出了一种适用于TLB的低功耗内容寻址存储器电路,该电路用两级比较的方法实现TLB的查找功能.由功耗模型的分析得到低功耗CAM的最优设计参数,通过减小电压摆幅的办法进一步降低功耗.电路在0.18μm 1P6M标准CMOS工艺上实现,仿真结果表明64路TLB的最大比较延迟为0.983 ns,功耗为4.59μW/bit.A low power content addressable memory (CAM) is presented. Two-stage comparison results in good performance in TLB and the optimum design parameters of low power CAM are determined by the power model analysis. Lower voltage swing is also used to further reduce the power dissipation. The circuit is implemented in 0.18 μm 1P6M CMOS process. Simulation results show that the circuit consumers 4.59μw/bit while the maximum delay is 0. 983 ns in 64 entry TLB.

关 键 词:半导体技术 内容寻址寄存器 低功耗 快表 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象