基于SoC的实时信号处理系统中存储系统的容错设计  

Fault-Tolerant Memory System Design in SoC Real-time Digital Signal Processing System

在线阅读下载全文

作  者:洪涛[1] 韩承德[1] 李栋[1] 

机构地区:[1]中国科学院计算技术研究所

出  处:《计算机应用研究》2006年第1期190-192,共3页Application Research of Computers

基  金:国家"973"计划资助项目(2004CB318202)

摘  要:在基于SoC(System on Chip)技术的实时信号处理系统中,设计了全新的具有容错纠错自适应的二级冗余体系结构的存储系统,对新系统的可靠性进行了量化分析。在较小代价下,新系统的可靠性有显著的提高。In the real-time digital signal processing system based on SoC( System on Chip), a new self-adaptive two-level redundancy fault-role-rant memory system is designed. The reliability of the whole memory is significantly enhanced.

关 键 词:SOC EDAC DDR存储系统 实时信号处理系统 容错纠错自适应 二级冗余 

分 类 号:TN919.33[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象