12Gb/s 0.25μm CMOS Low-Power 1∶4 Demultiplexer  

1212Gb/s 0.25μm CMOS低功耗1∶4分接器(英文)

在线阅读下载全文

作  者:丁敬峰[1] 王志功[1] 朱恩[1] 章丽[1] 王贵[1] 

机构地区:[1]东南大学射频与光电集成电路研究所,南京210096

出  处:《Journal of Semiconductors》2006年第1期19-23,共5页半导体学报(英文版)

基  金:国家高技术研究发展计划资助项目(批准号:2002AA312230和2003AA31G030)~~

摘  要:A low power 12Gb/s single-stage 1 : 4 demultiplexer (DEMUX) applied in SONET OC-192 is realized in TSMC's mix-signal 0. 25μm CMOS. All of the circuits are in source coupled FET logic (SCFL) to achieve as high a speed as possible and suppress common mode distortions. This DEMUX is featured for achieving singlestage demultiplexing by using a quarter-rate IQ clock. This method not only reduces the components of the DEMUX but also lowers its power dissipation. The fabricated DEMUX operates error free at 12Gb/s by 231 - 1 pseudorandom bit sequences in on-wafer testing. The chip size is 0. 9mm × 0.9mm and the power dissipation is only 210mW with a single 2.5V supply.实现了一种能运用于光传输系统SONET OC-192的低功耗单级分接器,其工作速率高达12Gb/s.该电路采用了特征栅长为0.25μm的TSMC混和信号CMOS工艺.所有的电路都采用了源极耦合逻辑,在抑制共模噪声的同时达到尽可能高的工作速率.该分接器具有利用四分之一速率的正交时钟来实现单级分接的特征,减少了分接器器件,降低了功耗.通过在晶圆测试,该芯片在输入12Gb/s长度为231-1伪随机码流时,分接功能正确.芯片面积为0.9mm×0.9mm,在2.5V单电源供电的情况下的典型功耗是210mW.

关 键 词:DEMULTIPLEXER LATCH CMOS optical receiver 

分 类 号:TN492[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象