USB通信中数字锁相环的设计实现  被引量:1

Design and Implementation of DPLL in USB Communication

在线阅读下载全文

作  者:聂新义[1] 任敏华[1] 

机构地区:[1]华东计算技术研究所,上海200233

出  处:《计算机工程》2006年第4期269-271,共3页Computer Engineering

基  金:上海市科委基金资助项目(037062021)

摘  要:介绍了在USB数据通信中,串行接口引擎数据采样功能模块的设计实现。说明了数字锁相环对12Mbit/s数据流进行采样的工作原理和相位偏移、频率偏移消除方法。还说明了该数字锁相环的效率和出错概率。The paper introduces the design and implementation of data sampling module of serial interface engine (SIE) in USB communication. The principle of digital phase locked logic (DPLL) working on sampling 12Mbit/s data stream and the method of eliminating phase offset and frequency offset are explained in detail. Finally, the efficiency and error probability are demonstrated.

关 键 词:USB 串行接口引擎 数字锁相环 

分 类 号:TP302[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象