一种嵌入式微处理器中的在线调试模块设计  被引量:2

An On- chip Debug Mode for Embedded Microprocessors

在线阅读下载全文

作  者:杨金华[1] 杨松华[1] 张琨[1] 

机构地区:[1]上海大学微电子研究与发展中心

出  处:《微计算机信息》2006年第03Z期120-122,共3页Control & Automation

摘  要:文章提出了一种嵌入式微处理器的在线调试模块。这个模块可以用较少的硬件开支实现一些强大的调试功能:响应硬件和软件触发,提供开始/停止调试模试;单步调试操作;程序执行的跟踪;代码内存、外部数据存储器、SFR、内部数据存储器的读和写。文章首先介绍了嵌入式微处理器可调试模块设计的原理,其次介绍了在线调试的结构设计,最后给出结论和分析。The paper presents an on-chip debug mode for embedded microprocessors. With little hardware overhead, the debug mode can give some powerful debug functions. For example, providing start/stop program execution in response to both hardware and software triggers, single step operation , program execution tracing, code memory read or write, external data memory read or write, SFR read or write, internal data memory read or write. Firstly , the paper introduces the theory of the debug mode,then it introduces the structure of the mode, and finally gives the conclusion and practical analysis.

关 键 词:嵌入式徽处理器 片上可调试系统 SFR 

分 类 号:TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象