基于XC2V1000型FPGA的FIR抽取滤波器的设计与实现  被引量:2

Design and implementation of FIR decimating filter based on C2V1000

在线阅读下载全文

作  者:佟力永[1] 肖山竹[1] 

机构地区:[1]国防科技大学ATR实验室,湖南长沙410073

出  处:《国外电子元器件》2006年第2期25-28,共4页International Electronic Elements

摘  要:介绍XC2V1000型现场可编程门阵列(FPGA)的主要特性和FIR抽取滤波器的工作原理,重点阐述用XC2V1000实现FIR抽取滤波器的方法,并给出仿真波形和设计特点。The main characteristic of FPGA XC2V1000 and the working theory of FIR decimating filter are introduced in this paper.The way of implementing FIR decimating filter with XC2V1000 is emphati cally expatiated on. Also the simulation figure and design characteristic are given.

关 键 词:FIR抽取滤波器 流水线操作 XC2V1000 现场可编程门阵列 

分 类 号:TN713.7[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象