检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:江先阳[1] 刘新春[1] 张佩珩[1] 孙凝晖[1] 徐志伟[1]
机构地区:[1]中国科学院计算技术研究所国家智能计算机研究与开发中心,北京100080
出 处:《计算机工程与科学》2006年第3期96-97,101,共3页Computer Engineering & Science
基 金:国家自然科学基金资助项目(60405023);中科院知识创新工程重要方向项目(KSCXZ-SW-223)
摘 要:文章介绍了计算密集型体系解决存储器访问瓶颈的研究趋势。针对计算密集型体系的高数据访存需求,提出并在FPGA上实现了一种集成的DDR SDRAM控制器,其关键部分为固化初始化系列和专有的定制系统总线。仿真结果和分析表明,该控制器解决了计算密集型体系的数据访问瓶颈。The paper introduces the research trend for the access bottleneck between the data intensive computing architecture and memory. Aiming at the high needs for the data intensive computing architecture's access to memory, an integrated DDR SDRAM controller is presented and prototyped in FPGA. The key points for the DDR SDRAM controller are a fixed initiation procedure and its dedicated custom system bus. Simulation results and analysis demonstrate the controller basically conquers the access bottleneck between the data intensive computing architecture and memory.
关 键 词:计算密集型体系 DDR SDRAM控制器 FPGA 仿真
分 类 号:TP333[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117