H.264/AVC中去块效应环路滤波的VLSI实现  被引量:3

An Implemented VLSI Architecture of Deblocking Filter in H.264/AVC

在线阅读下载全文

作  者:黄琼珍[1] 郑世宝[1] 杨宇红[1] 

机构地区:[1]上海交通大学芯片与系统研究中心,上海200030

出  处:《微电子学与计算机》2006年第4期133-136,共4页Microelectronics & Computer

基  金:国家863计划项目(2003AA1Z1070)

摘  要:提出了一种适用于H.264编解码环内去块效应滤波的VLSI结构。利用相邻4×4像素块间数据的依赖关系合理组织数据存储顺序,并通过增加本地SRAM,使垂直滤波数据来自本地,读写外部SDRAM的次数减半,从而大大减少滤波处理的周期数。设置转置寄存器,水平滤波和垂直滤波可共用一维滤波电路。仿真结果显示,一个宏块去块效应滤波仅需要230个周期。在0.18μm工艺下,最大频率100M时,综合逻辑门数为14K。This paper presents an implemented VLSI architecture for adaptive deblocking loop filter in H.264/AVC. In this architecture, data access is carefully organized and some other measure are adopted, which increase the efficiency of getting data from the local SRAM and highly reduce the total cycles of filtering process. This design supports both horizontal filtering and vertical filtering on the same circuit. Simulation show that only 230 clock cycles are needed to finish filtering a macroblock for dehlocking filter, and the synthesized logic gate count is only 14K under 0.18 μm technology when the maximum frequency is 100MHz.

关 键 词:去块效应滤波 H.264 AVC 环路滤波 

分 类 号:TP317.4[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象