检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]东南大学国家专用集成电路系统工程技术研究中心,南京210096
出 处:《电子器件》2006年第2期512-514,共3页Chinese Journal of Electron Devices
摘 要:解扰电路是数字电视解扰系统的核心部分。着重介绍了实现并行解扰的电路原理图,从VLSI实现的角度来设计电路结构,给出仿真结果,采用0.35μm工艺实现。并行解扰电路集成在解调芯片中,在系统时钟28.8MHz控制下,正常工作,满足数字电视高速数据传输的要求。An efficient method of parallel descrambler is proposed and especially it focuses on the circuit design in the VLSI implementation of the parallel descrambler. The circuit design is simulated. The final implementation using 0. 35μm library of CHARTER can work under control of the system clock of 28. 8 MHz. The parallel architecture is relatively simple, and can be realized in DSP.
分 类 号:TN47[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222