一种并行解扰电路的VLSI实现  

Parallel Descrambler Architecture

在线阅读下载全文

作  者:杨东[1] 茆邦琴[1] 吴建辉[1] 

机构地区:[1]东南大学国家专用集成电路系统工程技术研究中心,南京210096

出  处:《电子器件》2006年第2期512-514,共3页Chinese Journal of Electron Devices

摘  要:解扰电路是数字电视解扰系统的核心部分。着重介绍了实现并行解扰的电路原理图,从VLSI实现的角度来设计电路结构,给出仿真结果,采用0.35μm工艺实现。并行解扰电路集成在解调芯片中,在系统时钟28.8MHz控制下,正常工作,满足数字电视高速数据传输的要求。An efficient method of parallel descrambler is proposed and especially it focuses on the circuit design in the VLSI implementation of the parallel descrambler. The circuit design is simulated. The final implementation using 0. 35μm library of CHARTER can work under control of the system clock of 28. 8 MHz. The parallel architecture is relatively simple, and can be realized in DSP.

关 键 词:解扰器 并行 数字电视 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象