多DSP系统中的总线设计  被引量:1

The Shared Bus Designing in Multi-Processor System

在线阅读下载全文

作  者:孙靖国[1] 宋琦[1] 邹会荣[2] 

机构地区:[1]中国航空计算技术研究所,陕西西安710068 [2]西安科技大学,陕西西安710054

出  处:《航空计算技术》2006年第2期13-16,共4页Aeronautical Computing Technique

摘  要:采用多处理器并行结构是实现系统高性能与低成本相结合的最切实可行的一条途径。随着人们对高性能与低成本的需求的增长,多处理器并行系统也得到了越来越多的应用。本文首先介绍了多机系统中常用的几种并行结构,及各自优缺点。目前,采用共享总线的并行结构是一种比较流行的实现方式,它得到了最广泛的应用。本文重点讨论了在多机系统中,几种常用的总线竞争算法。并结合实际多DSP系统的具体应用需求,给出了该系统的总线设计与实现方法。Multi -processor parallel system is usually used in which is wanted higher performance and lower cost. Along with the requirement of high performance and low cost increasing, parallel system based on multi - process acquired more and more application. This paper recommends several parallel structures on multi - process system firstly. Now, the parallel system based on a shared bus is most prevalent. This paper stresses several bus competition arithmetic in a multi - processor system. Then according to a multi - DSP hardware module,it discusses design and implementation method of the shared bus.

关 键 词:多机系统 总线 固定优先级 循环优先级 

分 类 号:TP336[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象