基于FPGA的动态可重构体系结构  被引量:8

Dynamic reconfigurable architecture based on FPGA

在线阅读下载全文

作  者:蔡启先[1] 蔡洪波[2] 黄晓璐[3] 蔡启仲[4] 

机构地区:[1]广西工学院计算机工程系,广西柳州545006 [2]中国科学院国家天文台,北京10080 [3]中国科学院计算技术研究所,北京10080 [4]广西工学院电子信息与控制工程系,广西柳州545006

出  处:《计算机应用》2006年第7期1741-1743,共3页journal of Computer Applications

基  金:国家863计划项目(863-2.5.1.25)

摘  要:提出了一种基于FPGA的动态可重构系统的设计方案。该系统以协处理器的形式与LEON2通用处理器构成主/协处理器结构,并通过寄存器与网络来保存和传递数据流和配置流,实现了二者的优势互补。以具体实验对该方案进行了验证。A kind of dynamic reconfigurable system architecture was put forward which was composed of a mainprocessor-coprocessor structure of the dynamic reconfigurable array coprocessor and LEON2 processor, saving and transforming data stream and configuration-stream with registers and network. Experiments were made to verify the design.

关 键 词:动态可重构 阵列 FPGA 

分 类 号:TP303[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象