嵌入式处理器在片调试功能的设计与实现  被引量:9

Design and Implementation of On-chip Debug Features in Embedded Processor

在线阅读下载全文

作  者:黄海林[1] 范东睿[1] 许彤[1] 朱鹏飞 郑保建[1] 曹非[1] 陈亮 

机构地区:[1]中国科学院计算技术研究所系统结构研究室 [2]北京神州龙芯集成电路设计有限公司,北京100083

出  处:《计算机辅助设计与图形学学报》2006年第7期1005-1010,共6页Journal of Computer-Aided Design & Computer Graphics

基  金:中国科学院知识创新工程项目;国家"八六三"高技术研究发展计划项目(KGCX2-109);国家"八六三"高技术研究发展计划国际合作项目(20041080)

摘  要:以龙芯1号处理器为研究对象,探讨了嵌入式处理器中在片调试功能的设计实现方法.通过扩充IEEEP1149.1协议的JTAG测试访问端口(TAP),并在处理器内部增加控制模块,实现了软件调试断点、调试中断、硬件断点以及单步执行等多种在片调试功能.调试主机只需要通过一根JTAG调试电缆就可以访问目标处理器内部寄存器等各种资源,并控制目标处理器的运行过程,实现了处理器的在片调试功能,大大地方便了软件开发与系统调试.With Godson-1 processor as the research prototype,a design scheme of on-chip debug features in embedded processor is presented in this paper. In the scheme the IEEE P1149.1 JTAG TAP module is extended and some control logic is added inside the processor core to provide the following new capabilities for software and system debug: software debug breakpoint, debug interrupt, hardware breakpoint, singlestep execution, etc. With only a JTAG debug cable,the debug host can access the internal resources and control the program running of the processor under debug. With these on-chip debug features, the software development and system debug are facilitated greatly.

关 键 词:在片调试 IEEE P1149.1 JTAG 龙芯1号处理器 

分 类 号:TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象