一种高速低功耗可重构流水线乘法器  被引量:4

A Re-configurable High Speed Low-Power Pipeline Multiplier

在线阅读下载全文

作  者:田心宇[1] 杨银堂[1] 朱樟明[1] 姚英[2] 

机构地区:[1]西安电子科技大学微电子研究所,陕西西安710071 [2]西安电子科技大学电子工程学院,陕西西安710071

出  处:《微电子学与计算机》2006年第8期14-16,共3页Microelectronics & Computer

基  金:国家自然科学基金项目(60476046);国家部委基金项目(51408010304DZ0140)

摘  要:文章针对在语音、视频等多媒体信号处理中出现的可变速率信号,设计了一种新型的高速低功耗可重构流水线乘法器电路,该电路可通过改变流水级数使运算频率与待处理的信号频率相匹配,明显地降低了功耗、提高了效率。并在0.25μmCMOS工艺条件下对该电路性能进行了仿真、分析、比较。在保证最大频率为1.04GHz的高运算速度情况下,最多可节约电路功耗36%。This paper bring forward a new high speed and lower power wasting re-configurable pipeline multiplier, for the alterable velocity signal process in sound and video. The circuit change the frequency with different pipeline stage, it improve the efficiency and reduce the power waste . The circuit was simulation under 0.25μm CMOS process. The circuit reduce the power waste by 36 percent effectively for the alterable velocity of signal process and remain the high speed of 1.04GHz by control the pipeline number.

关 键 词:可重构 高速 低功耗 乘法器 流水线 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象